当前位置: 首页 » 技术方案 » 技术分析 » 正文

电子工程师必备:硬件EMC设计规范


时间:2017-03-20 作者:
分享到:



 电磁干扰的三要素是干扰源、干扰传输途径、干扰接收器。EMC就围绕这些问题进行研究。最基本的干扰抑制技术是屏蔽、滤波、接地。它们主要用来切断干扰的传输途径。广义的电磁兼容控制技术包括抑制干扰源的发射和提高干扰接收器的敏感度,但已延伸到其他学科领域。

本规范重点在单板的EMC设计上,附带一些必须的EMC知识及法则。在印制电路板设计阶段对电磁兼容考虑将减少电路在样机中发生电磁干扰。问题的种类包括公共阻抗耦合、串扰、高频载流导线产生的辐射和通过由互连布线和印制线形成的回路拾取噪声等。

在高速逻辑电路里,这类问题特别脆弱,原因很多:

1电源与地线的阻抗随频率增加而增加,公共阻抗耦合的发生比较频繁;

2信号频率较高,通过寄生电容耦合到步线较有效,串扰发生更容易;

3信号回路尺寸与时钟频率及其谐波的波长相比拟,辐射更加显著。

4引起信号线路反射的阻抗不匹配问题。

一、总体概念及考虑

(1)五一五规则,即时钟频率到5MHz或脉冲上升时间小于5ns,则PCB板须采用多层板。

(2)不同电源平面不能重叠。

(3)公共阻抗耦合问题。

模型:


VN1I2ZG为电源I2流经地平面阻抗ZG而在1号电路感应的噪声电压。

关键词:电磁干扰 EMC设计 电子 测试测量    浏览量:652

声明:凡本网注明"来源:仪商网"的所有作品,版权均属于仪商网,未经本网授权不得转载、摘编使用。
经本网授权使用,并注明"来源:仪商网"。违反上述声明者,本网将追究其相关法律责任。
本网转载并注明自其它来源的作品,归原版权所有人所有。目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。如有作品的内容、版权以及其它问题的,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
本网转载自其它媒体或授权刊载,如有作品内容、版权以及其它问题的,请联系我们。相关合作、投稿、转载授权等事宜,请联系本网。
QQ:2268148259、3050252122。


让制造业不缺测试测量工程师

最新发布
行业动态
技术方案
国际资讯
仪商专题
按分类浏览
Copyright © 2023- 861718.com All rights reserved 版权所有 ©广州德禄讯信息科技有限公司
本站转载或引用文章涉及版权问题请与我们联系。电话:020-34224268 传真: 020-34113782

粤公网安备 44010502000033号

粤ICP备16022018号-4